美光计划部署纳米印刷技术,降低 DRAM 芯片生产成本

3 月 5 日消息,美光科技公司计划率先支持佳能的纳米印刷技术,从而进一步降低生产 DRAM 存储芯片的单层成本。纳米印刷技术并不能在内存芯片生产的所有阶段取代传统的光刻技术,两者并非纯粹的竞争关系,但该技术至少可以降低单个技术操作的成本。

3 月 5 日消息,美光科技公司计划率先支持佳能的纳米印刷技术,从而进一步降低生产 DRAM 存储芯片的单层成本。

美光公司近日举办了一场演讲,介绍在将纳米印刷技术应用于 DRAM 生产的一些细节。美光在演讲中表示 DRAM 节点和沉浸式光刻分辨率问题,名为“Chop”的层数量不断增加,这就意味着添加更多的曝光步骤,来取出密集存储器阵列外围的虚假结构(dummy structures)。

image.png

美光公司表示由于光学系统本身性质,这些 DRAM 层的图案很难用光学光刻技术进行印刷,而纳米打印方式可以用更精细的方式打印出来,且鉴于纳米印刷技术应用成本是沉浸式光刻技术的五分之一,因此是非常不错的解决方案。

纳米印刷技术并不能在内存芯片生产的所有阶段取代传统的光刻技术,两者并非纯粹的竞争关系,但该技术至少可以降低单个技术操作的成本。

IT之家此前报道,佳能 2023 年10 月公布 FPA-1200NZ2C 纳米压印光刻(NIL)半导体设备。佳能社长御手洗富士夫表示,纳米压印光刻技术的问世,为小型半导体制造商生产先进芯片开辟了一条新的途径。

佳能半导体设备业务经理岩本和德表示,纳米压印光刻是指将带有半导体电路图案的掩模压印在晶圆上,只需一个印记,就可以在适当的位置形成复杂的 2D 或 3D 电路图案,因此只需要不断改进掩模,甚至能生产 2nm 芯片。

 3 月 5 日消息,美光科技公司计划率先支持佳能的纳米印刷技术,从而进一步降低生产 DRAM 存储芯片的单层成本。

  美光公司近日举办了一场演讲,介绍在将纳米印刷技术应用于 DRAM 生产的一些细节。美光在演讲中表示 DRAM 节点和沉浸式光刻分辨率问题,名为“Chop”的层数量不断增加,这就意味着添加更多的曝光步骤,来取出密集存储器阵列外围的虚假结构(dummy structures)。

 

image.png

 

  美光公司表示由于光学系统本身性质,这些 DRAM 层的图案很难用光学光刻技术进行印刷,而纳米打印方式可以用更精细的方式打印出来,且鉴于纳米印刷技术应用成本是沉浸式光刻技术的五分之一,因此是非常不错的解决方案。

  纳米印刷技术并不能在内存芯片生产的所有阶段取代传统的光刻技术,两者并非纯粹的竞争关系,但该技术至少可以降低单个技术操作的成本。

  IT之家此前报道,佳能 2023 年10 月公布 FPA-1200NZ2C 纳米压印光刻(NIL)半导体设备。佳能社长御手洗富士夫表示,纳米压印光刻技术的问世,为小型半导体制造商生产先进芯片开辟了一条新的途径。

  佳能半导体设备业务经理岩本和德表示,纳米压印光刻是指将带有半导体电路图案的掩模压印在晶圆上,只需一个印记,就可以在适当的位置形成复杂的 2D 或 3D 电路图案,因此只需要不断改进掩模,甚至能生产 2nm 芯片。

THE END
免责声明:本站所使用的字体和图片文字等素材部分来源于互联网共享平台。如使用任何字体和图片文字有冒犯其版权所有方的,皆为无意。如您是字体厂商、图片文字厂商等版权方,且不允许本站使用您的字体和图片文字等素材,请联系我们,本站核实后将立即删除!任何版权方从未通知联系本站管理者停止使用,并索要赔偿或上诉法院的,均视为新型网络碰瓷及敲诈勒索,将不予任何的法律和经济赔偿!敬请谅解!